以高位合成設計技術實現快閃記憶體控制器

推薦分享

Share

資源連結

連結到原始資料 (您即將開啟新視窗離開本站)

後設資料

資料識別:
A11033932
資料類型:
期刊論文
著作者:
葉家毅(Yeh, Chia-yi) 曾展驤(Tzeng, Jaan-shiang) 丁滎隍(Ding, Ying-huang) 紀坤明(Ji, Kung-ming) 葉人傑(Yeh, Jen-chieh) 黃鴻杰(Huang, Hong-jie)
主題與關鍵字:
高位合成 電子系統層級 快閃記憶體 NAND快閃記憶體控制器 High-level synthesis HLS Electronic system level ESL Flash memory Nand flash controller NDC
描述:
來源期刊:電腦與通訊
卷期:140 2011.08[民100.08]
頁次:頁98-105
日期:
20110800
來源:
臺灣期刊論文索引系統
管理權:
國家圖書館

授權聯絡窗口

管理單位:知識服務組-期刊
聯絡E-mail:nclper@ncl.edu.tw
電話:02-23619132轉305

引用這筆典藏 引用說明

引用資訊
直接連結

評分與驗證

請為這筆數位資源評分

star star star star star

推薦藏品

本土中草藥選種育種及有機栽培研究(2...
試介李勤岸、胡民祥、莊柏林、路寒袖、...
倫敦國家畫廊西歐繪畫的研究
論工程仲裁中最具爭議性之前置程序問題
中藥材之鑑定研究
IC光阻材料技術發展