High Throughput and Low Area Cost FPGA-Based Signature Match Circuit for Network Intrusion Detection

推薦分享

Share

資源連結

連結到原始資料 (您即將開啟新視窗離開本站)

後設資料

資料識別:
A09065142
資料類型:
期刊論文
著作者:
Hwang, Wen-jyi Ou, Chien-min Shih, Ying-nan Dan Lo, Chia-tien
主題與關鍵字:
Network intrusion detection system FPGA implementation Pattern matching
描述:
來源期刊:中國工程學刊
卷期:32:3 2009.05[民98.05]
頁次:頁397-405
日期:
20090500
來源:
臺灣期刊論文索引系統
管理權:
國家圖書館

授權聯絡窗口

管理單位:知識服務組-期刊
聯絡E-mail:nclper@ncl.edu.tw
電話:02-23619132轉305

引用這筆典藏 引用說明

引用資訊
直接連結

評分與驗證

請為這筆數位資源評分

star star star star star

推薦藏品

金木水火土
最高行政法院九十年度裁字第七九六號裁...
青春前後期游泳選手對胰島素敏感度、葡...
臺灣中部蓮華池地區低海拔常綠闊葉林4...
Extraordinary Accu...
比較中西抗老化藥材在神經退化性疾病之...